你的位置: 首页 > 家电弱电 > 电子技术

同步时序逻辑电路的设计

2017-04-06 17:32:44 | 人围观 | 评论:

1、设计电路最简的标准是:

1.选用小规模集成电路时,所用的触发器和门电路的数目最少,而且触发器和门电路的输入端数目也最少。

3. 使用中、大规模集成电路时,所用的集成电路数目最少,种类最少,而且互相间的连线也最少。

2、同步时序逻辑电路的设计步骤

一、逻辑抽象,得出电路的状态转换图或状态转换表

1.分析给定的逻辑问题,确定输入变量、输出变量以及电路的状态数。

2.定义输入、输出逻辑状态和每个电路状态的含意,并将电路状态顺序编号。

3.按照题意列出电路的状态转换表或画出电路的状态转换图。

二.状态化简

等价状态:若两个电路状态在相同的输入下有相同的输出,并且转换到同一个次态去。

状态化简目的:合并等价状态,求得最简的状态转换图。

三.状态分配(状态编码)

确定触发器的数目n。为获得时序电路所需的M个状态,必须满足2n-1 <M<2n

给每个电路状态规定对应的触发器状态组合,即从2n个状态中取M个状态。方案可能有多种。

四.选定触发器的类型,求出电路的状态方程、驱动方程和输出方程

选定触发器的类型后,根据状态转换图(或状态转换表)和选定的状态编码,触发器的类型,写出电路的状态方程、驱动方程和输出方程。

五.根据得到的方程式画出逻辑图

六.检查设计的电路能否自启动

如不能自启动,则需采取措施,解决办法为:

1.在电路开始工作时通过预置数将电路的状态置成有效状态循环中的某一种。

2. 修改逻辑程序

下图是设计工作的方框图:

例5.3 试设计一个带有进位输出端的十三进制计数器

解:首先进行逻辑抽象,计数器是属于摩尔型的一种简单时序电路。设有进位输出时C=1,无进位输出时C=0。

设十三个有效状态为S0S1S2……S12电路状态转换图如图5.6所示。

图5.6 例5.3的状态转换图

状态转换图不能再简化。

因为M=13,所以n=4。

状态编码:取自然二进制数的0000~1100作为S0~S12的编码,如下表所示。

表 电路的状态转换表





标签:

状态变化顺 序

状态编码

进位输出

等效

Q3 Q2 Q1 Q0

S0

S1

S2

S3

S4

S5

S6

S7

S8

S9

S10

S11

S12

S0

0 0 0 0

0 0 0 1

0 0 1 0

0 0 1 1

0 1 0 0

0 1 0 1

0 1 1 0

0 1 1 1

1 0 0 0

1 0 0 1

1 0 1 0

1 0 1 1

1 1 0 0

0 0 0 0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

1

2

3

4

5

6

7

8

9

10

11

12

0